Skip navigation
Inicio
Buscar
Comunidades
Buscar ítems por:
Fecha Publicación
Autor
Fecha de Creación
Título
Materia
Ayuda
Idioma
Español
English
Inicia sesión
Mi DIGITAL.UM
Alertas
Editar perfil
DIGITALUM depósito digital interno de la Universidad de Murcia
Buscar por Autor Aragón Alcaraz, Juan Luis
Ir a una fecha de inicio:
(Elige año)
2024
2023
2022
2021
2020
2019
2018
2017
2016
2015
2014
2013
2012
2011
2010
2009
2008
2007
2006
2005
2004
2003
2002
2001
2000
1999
1998
1997
1996
1995
1994
1993
1992
1991
1990
1985
1980
1975
1970
1960
1950
(Elige mes)
enero
febrero
marzo
abril
mayo
junio
julio
agosto
septiembre
octubre
noviembre
diciembre
O seleccione año:
Ordenar por:
Fecha de publicación
Fecha de envío
Fecha de creación
Título
En orden:
Ascendente
Descendente
Resultados por página
5
10
15
20
25
30
35
40
45
50
55
60
65
70
75
80
85
90
95
100
Autor/Registro:
Todo
1
5
10
15
20
25
30
35
40
45
50
Mostrando resultados 1 a 3 de 3
Fecha de publicación
Fecha de creación
Título
Autor(es)
3-mar-2011
24-sep-2010
Mejora del rendimiento y reducción de consumo de los procesadores multinúcleo usando redes heterogéneas=Improving the performance and reducing the consumption of multicore processors using heterogeneous networks
Acacio Sánchez, Manuel Eugenio
;
Aragón Alcaraz, Juan Luis
;
Flores Gil, Antonio
;
Departamentos y Servicios::Departamentos de la UMU::Ingeniería y Tecnología de Computadores
28-nov-2011
5-sep-2011
Diseño de mecanismos de grano fino para la gestión eficiente de consumo y temperatura en procesadores multinúcleo = Efficient power and thermal management using fine-grain architectural approaches in multicores
Aragón Alcaraz, Juan Luis
;
Kaxiras, Stefanos
;
Cebrián González, Juan Manuel
;
Departamento de Ingeniería y Tecnología de Computadores
29-nov-2011
25-jul-2011
Diseño de arquitecturas para la mitigación de fallos hardware en procesadores multinúcleo = Microarchitectural approaches for hardware fault mitigation in multicore processors
Aragón Alcaraz, Juan Luis
;
García Carrasco, José Manuel
;
Sánchez Pedreño, Daniel
;
Departamento de Ingeniería y Tecnología de Computadores